西交《计算机组成原理》在线作业
试卷总分:100 得分:100
一、单选题 (共 35 道试题,共 70 分)
1.下列语句中是____正确的。
A.1KB=1024×1024B
B.1KB=1024MB
C.1MB=1024×1024B
D.1MB=1024B
2.常用的虚拟存储器寻址系统由( )两级存储器组成。
A.主存-辅存
B.Cache-主存
C.Cache-辅存
D.内存-外存
3.由编译程序将多条指令组合成一条指令,这种技术称做_______。
A.超标量技术;
B.超流水线技术;
C.超长指令字技术;
D.超字长。
4.在微型机系统中,外围设备通过____与主板的系统总线相连接。
A.适配器
B.设备控制器
C.计数器
D.寄存器
5.有关高速缓冲存储器(cache)的说法正确的是()
A.只能在CPU以外
B.CPU内外都可以设置cache
C.只能在CPU以内
D.若存在cache,CPU就不能再访问内存
6.以下叙述中______是错误的。
A.取指令操作是控制器固有的功能,不需要在操作码控制下完成;
B.所有指令的取指令操作都是相同的;
C.在指令长度相同的情况下,所有指令的取指操作都是相同的;
D.一条指令包含取指、分析、执行三个阶段。
7.寄存器间接寻址方式中,操作数在( )中。
A.通用寄存器
B.堆栈
C.主存单元
D.存储器
8.下列描述中______是正确的。
A.控制器能理解、解释并执行所有的指令及存储结果;
B.一台计算机包括输入、输出、控制、存储及算逻运算五个单元;
C.所有的数据运算都在CPU的控制器中完成;
D.其他答案都正确。
9.以下叙述______是错误的。
A.一个更高级的中断请求一定可以中断另一个中断处理程序的执行;
B.DMA和CPU必须分时使用总线;
C.DMA的数据传送不需CPU控制;
D.DMA中有中断机制。
10.D/A转换器是( )。
A.把计算机输出的模拟量转为数字量
B.把模拟量转为数字量,把数字量输入到计算机
C.数字量转为模拟量,把转化结果输入到计算机
D.把计算机输出的数字量转为模拟量
11.中断向量可提供( )。
A.被选中设备的地址;
B.传送数据的起始地址;
C.中断服务程序入口地址;
D.主程序的断点地址。
12.某计算机字长是16位,它的存储容量是1MB,按字编址,它的寻址范围是( )。
A.512K
B.1M
C.512K
D.1MB
13.下列描述中____是正确的。
A.控制器能理解、解释并执行所有的指令及存储结果;
B.一台计算机包括输入、输出、控制、存储及算逻运算五个单元;
C.所有的数据运算都在CPU的控制器中完成;
D.其他答案都正确。
14.采用变址寻址可扩大寻址范围,且______。
A.变址寄存器内容由用户确定,在程序执行过程中不可变;
B.变址寄存器内容由操作系统确定,在程序执行过程中可变;
C.变址寄存器内容由用户确定,在程序执行过程中可变;
D.变址寄存器内容由操作系统确定,在程序执行过程不中可变;
15.微程序存放在()中。
A.控制存储器
B.RAM
C.指令寄存器
D.内存储器
16.下列说法中______是正确的。
A.加法指令的执行周期一定要访存;奥鹏作业答案请进open5.net或请联系QQ/微信:18866732
B.加法指令的执行周期一定不访存;
C.指令的地址码给出存储器地址的加法指令,在执行周期一定访存;
D.指令的地址码给出存储器地址的加法指令,在执行周期不一定访存。
17.微程序放在______中。
A.存储器控制器;
B.控制存储器;
C.主存储器;
D.Cache。
18.所谓三总线结构的计算机是指( )。
A.地址线、数据线和控制线三组传输线
B.I/O总线、主存总线和DMA总线三组传输线
C.I/O总线、主存总线和系统总线三组传输线
D.地址线、主存总线和系统总线三组传输线
19.通常一地址格式的算术运算指令,另一个操作数隐含在( )中。
A.累加器
B.通用寄存器
C.操作数寄存器
D.堆栈
20.通常一地址格式的算术运算指令,另一个操作数隐含在( )中。
A.累加器
B.通用寄存器
C.操作数寄存器
D.堆栈
21.I/O采用不统一编址时,进行输入输出操作的指令是( )。
A.控制指令
B.访存指令
C.输入输出指令
D.伪指令
22.在磁盘和磁带两种磁表面存储器中,存取时间与存储单元的物理位置有关,按存储方式分,( )。
A.二者都是串行存取
B.磁盘是部分串行存取,磁带是串行存取
C.磁带是部分串行存取,磁盘是串行存取
D.二者都是并行存取
23.下述I/O控制方式中,主要由程序实现的是( )。
A.PPU(外围处理机)方式
B.中断方式
C.DMA方式
D.通道方式
24.完整的计算机系统应包括( )。
A.运算器、存储器、控制器
B.外部设备和主机
C.主机和实用程序
D.配套的硬件设备和软件系统
25.下述说法中______是正确的。
A.半导体RAM信息可读可写,且断电后仍能保持记忆;
B.半导体RAM是易失性RAM,而静态RAM中的存储信息是不易失的;
C.半导体RAM是易失性RAM,而静态RAM只有在电源不掉时,所存信息是不易失的。
D.两者所存信息都是不易失的。
26.下列元件中存取速度最快的是()
A.Cache
B.寄存器
C.内存
D.外存
27.采用虚拟存储器的主要目的是()
A.提高主存储器的存取速度
B.扩大存储器空间,并能进行自动管理
C.提高外存储器的存取速度
D.扩大外存储器的存储空间
28.三种集中式总线控制中,______方式对电路故障最敏感。
A.链式查询;
B.计数器定时查询;
C.独立请求;
D.其他都不对。
29.主机与设备传送数据时,采用( ),主机与设备是串行工作的。
A.程序查询方式
B.中断方式
C.DMA方式
D.I/O方式
30.在微型机系统中,外围设备通过( )与主板的系统总线相连接。
A.适配器
B.设备控制器
C.计数器
D.寄存器
31.下列叙述中______是错误的。
A.采用微程序控制器的处理器称为微处理器;
B.在微指令编码中,编码效率最低的是直接编码方式;
C.在各种微地址形成方式中,增量计数器法需要的顺序控制字段较短;
D.CMAR是控制器中存储地址寄存器。
32.下列____属于应用软件。
A.操作系统
B.编译程序
C.连接程序
D.文本处理
33.下列叙述中______是错误的。
A.采用微程序控制器的处理器称为微处理器;
B.在微指令编码中,编码效率最低的是直接编码方式;
C.在各种微地址形成方式中,增量计数器法需要的顺序控制字段较短;
D.CMAR是控制器中存储地址寄存器。
34.总线通信中的同步控制是______。
A.只适合于CPU控制的方式;
B.由统一时序控制的方式;
C.只适合于外围设备控制的方式;
D.只适合于主存。
35.某计算机字长16位,其存储容量为2MB,若按半字编址,它的寻址范围是( )。
A.8M
B.4M
C.2M
D.1M
二、多选题 (共 5 道试题,共 10 分)
36.一个总线传输周期包括______。
A.申请分配阶段
B.寻址阶段
C.传输阶段
D.结束阶段
37.在DMA方式中,CPU和 DMA控制器通常采用三种方法来分时使用主存,它们是______ 。
A.停止 CPU访问主存
B.周期挪用
C.DMA和CPU交替访问主存
D.中断
38.水平型微指令的特点不包括______。
A.一次可以完成多个操作;
B.微指令的操作控制字段不进行编码;
C.微指令的格式简短;
D.微指令的格式较长。
39.CPU 采用同步控制方式时,控制器使用____组成多极时序系统。
A.机器周期
B.节拍
C.频率
D.门电路
40.微指令格式可分为( )。
A.垂直
B.定长
C.不定长
D.水平
三、判断题 (共 10 道试题,共 20 分)
41.在各种数字磁记录方式中,改进式调频制的记录密度最高。
42.无论X为整数还是小数,X的移码总是存在。( )
43.无论X为整数还是小数,X的移码总是存在。( )
44.定点原码加减交替法是指在运算过程中加Y和减Y交替进行。( )
45.乘法既可以用子程序完成也可以用硬件完成,不同的计算机可以有不同的选择。( )
46.三态缓冲门可组成运算器的数据总线,它的输出电平有逻辑“1”、逻辑“0”、浮点空三种状态。
47.三总线的含义是地址总线、数据总线和控制总线。 ( )
48.对于同一个生成多项式,CRC码余数与出错位的对应关系是固定的。( )
49.一个更高优先级的中断请求可以中断另一个中断处理程序的执行。( )
50.为了减少寻道的次数,硬盘存储器按柱面存放信息。( )
转载请注明:奥鹏作业之家 » 【奥鹏】21年春西交《计算机组成原理》在线作业