数字电路与数字逻辑21秋学期在线作业2题目
试卷总分:100 得分:100
一、单选题 (共 10 道试题,共 30 分)
1.触发器可以记忆()位二值信号。
A.1
B.2
C.4
D.8
2.()中的数据可以在移位脉冲作用下依次逐位右移或左移,数据既可以并行输入、并行输出,也可以串行输入、串行输出,还可以并行输入、串行输出,串行输入、并行输出,十分灵活,用途也很广。
A.移位寄存器
B.寄存器
C.存储器
3.下列不属于PLD编程连接点的形式是()
A.固定连接
B.编程连接
C.不固定连接
D.不连接
4.二进制数100111011转换为八进制数是:()
A.164
B.543
C.473
D.456
5.多谐振荡器有()
A.两个稳态
B.一个稳态,两个暂稳态
C.一个稳态,一个暂稳态
D.两个暂稳态
6.与其他接口芯片和 D/A 转换芯片不同, A/D 转换芯片中需要编址的是 ()
A.处于转换数据输出的数据锁存器
B.A/D 转换电路
C.模拟信号输入的通道
D.地址锁存器
7.FPGA的中文全称是()
A.通用阵列逻辑
B.现场可编程门阵列
C.可编程逻辑阵列
D.可编程阵列逻辑
8.逻辑表达式通过逻辑变量、常量、()来描述逻辑函数的因果关系
A.逻辑运算
B.程序
C.符号
D.伪代码
9.触发器的次态不仅与输入信号状态有关,而且与()有关。
A.触发器原来的状态
B.输出信号状态
C.触发器目前状态
10.在数字电路中,用来存放二进制数据或代码的电路称为().
A.寄存器
B.转发器
C.存储器
二、多选题 (共 10 道试题,共 30 分)
11.在555定时器外部配上几个适当的阻容元件,就可以方便地构成()
A.施密特触发器
B.单稳态触发器
C.多谐振荡器
D.变换电路
12.通用阵列逻辑GAL是()
A.可用电擦除的
B.可重复编程的高速PLD
C.具有加密的功能
D.不可重复编程的高速PLD
13.VHDL的基本构件有()
A.实体(Entity)
B.结构体(Architecture)
C.配置(Configuration)
D.程序包(Package)
E.库(Library)
14.单稳态触发器具有()功能
A.定时
B.延时
C.整形
D.译码
15.按照逻辑功能的不同特点,通常将时钟控制的触发器分为()等几种类型。
A.RS触发器
B.JK触发器
C.T触发器
D.D触发器
16.RAM具有哪些优点()
A.成本低
B.功耗小
C.适用于大容量数据存储
D.可以计数
17.ROM具有哪些优点()
A.成本低奥鹏作业答案请进open5.net或请联系QQ/微信:18866732
B.速度快
C.灵活性强
D.可读可写
18.主从RS触发器具有()特点。
A.主从控制从根本上解决了直接控制的问题
B.CP=1期间接收
C.CP下降沿触发翻转
19.寄存器按照功能不同,可分为以下哪两类()
A.计数器
B.基本寄存器
C.移位寄存器
D.数码寄存器
20.分析组合电路的目的是确定已知电路的逻辑功能,其步骤大致是:()。
A.写出个输出端的逻辑表达式
B.化简和变换逻辑表达式
C.列出真值表
D.确定功能
三、判断题 (共 20 道试题,共 40 分)
21.在组合逻辑电路中,任一时刻的输出信号不仅和当时的输入信号有关,而且还与原来的状有关
22.时序电路不含有记忆功能的器件。
23.量化误差是由ADC的有限分辨率所引起的误差
24.动态随机存取存储器不需要刷新操作和再生操作
25.把十进制数193转换成相应的八进制数是301。
26.组合电路不含有记忆功能的器件。
27.异步时序电路的各级触发器类型不同
28.由两个TTL或非门构成的基本RS触发器,当R=S=0时,触发器的状态为不定
29.分辨率是指能够对转换结果发生影响的最小输入量
30.若两个函数具有不同的逻辑函数式,则两个逻辑函数必然不相等。
31.把二进制数100110转换成相应的十进制数是38。
32.同步触发器存在空翻现象,而边沿触发器和主从触发器克服了空翻
33.随机存储器是一种只能读出,不能写入的存储器
34.N个触发器可以构成最大计数长度(进制数)为n的计数器。
35.全部输入是1输入情况下,“与非”运算的结果是逻辑0。
36.555定时器电路是一种双极型中规模集成电路
37.异或函数与同或函数在逻辑上互为反函数。
38.逻辑函数两次求反则还原,逻辑函数的对偶式再作对偶变换也还原为它本身。
39.无论是那一种ADC,都是要把连续的模拟量转换成离散的数字量
40.实际中,常以字数和位数的乘积表示存储容量
转载请注明:奥鹏作业之家 » 【奥鹏】东师数字电路与数字逻辑21秋学期在线作业2