《数字电子技术2390》在线作业2
试卷总分:100 得分:100
一、单选题 (共 20 道试题,共 40 分)
1.下列四个数中,与十进制数(163)D不相等的是( )
A.(203)O
B.(10100011)B
C.(000101100011)8421BCD
D.(A3)H
2.8421BCD码(01010010)转换为十进制数为( )。
A.52
B.82
C.38
D.25
3.在逻辑代数中,下列说法正确的是( )。
A.若A+B=AB,则A=B
B.若A+B=A+C,则B=C
C.若AB=AC,则B=C
D.若A+B=A,则B=1
4.三变量函数{图}的最小项表示式中不含下列哪项( )。
A.m2
B.m5
C.m3
D.m7
5.函数{图}化简后的结果是 ( )。
A.{图}
B.{图}
C.{图}
D.{图}
6.{图}
A.{图}
B.{图}
C.{图}
D.{图}
7.{图}
A.t1
B.t2
C.t3
D.无
8.当三态门输出为高阻状态时,输出电阻为( )。
A.无穷大
B.约100Ω
C.无穷小
D.约10Ω
9.一个64选1的数据选择器有( )个选择控制信号输入端。
A.6
B.16
C.8
D.64
10.一个n位的二进制译码器可以译出( )个输出信号。
A.2n
B.n
C.2n
D.2n-1
11.{图}
A.正边沿T触发器
B.负边沿D触发器
C.负边沿T触发器
D.正边沿D触发器
12.{图}
A.具有计数(翻转)功能
B.保持原状态
C.置“0”
D.置“1”
13.{图}
A.异步二进制加法计数器
B.同步二进制加法计数器
C.同步二进制减法计数器
D.异步二进制减法计数器
14.4位二进制计数器总共有( )个状态。
A.16
B.4
C.8
D.2鹏作业答案请进open5.net或请联系QQ/微信:18866732
15.构成4位移位寄存器应选用( )个触发器。
A.4
B.2
C.8
D.16
16.下列描述不正确的是( )。
A.可编程器件FPGA只用于实现组合逻辑电路
B.寄存器、存储器均可用于存储数据
C.移位寄存器首尾相连可构成环形计数器
D.译码器、数据选择器、EPROM均可用于实现组合逻辑函数
17.一片64k×8存储容量的只读存储器(ROM),有( )。
A.16条地址线和8条数据线
B.64条地址线和16条数据线
C.64条地址线和8条数据线
D.16条地址线和16条数据线
18.RAM芯片有11个地址输入端,8个数据输出端,该芯片的容量是( )。
A.211×8
B.28×11
C.88K
D.880
19.8位D/A转换器,满度输出电压25.5V,当输入数字量为11101101时,输出电压是( )。
A.23.7V
B.25.5V
C.12.8V
D.2.37V
20.不是Verilog HDL语言用于描述电路逻辑功能的是( )描述方式。
A.卡诺图
B.结构
C.门级
D.行为
二、判断题 (共 20 道试题,共 60 分)
21.在二进制转换中,下列关系:(1001010100110001)B=(9531)H=(9531)8421BCD。
22.二进制数1001和二进制代码1001都表示十进制数9。
23.TTL逻辑门电路和CMOS集成门电路不能直接混合使用。
24.OC与非门的输出端可以并联运行,实现“线与”关系,即L=L1+L2。
25.当三态门输出为高阻时,其输出线上电压为高电平。
26.利用三态门可以实现数据的双向传输。
27.同一逻辑电路采用正逻辑和采用负逻辑其具有的逻辑关系是一样的。
28.数字电路中的逻辑加和算术加都可以用加法器实现。
29.两个二进制数相加,并加上来自高位的进位,称为全加,所用的电路为全加器。
30.在优先编码器电路中允许同时输入2个以上的有效编码信号。
31.二进制的算术运算通常是转换成加法运算来完成的。
32.SR触发器、JK触发器均具有状态翻转功能。
33.时钟信号决定了触发器的翻转时刻,控制输入信号决定了触发器翻转后的状态。
34.构成一个5进制计数器需要5个触发器。
35.计数器可构成定时器、分频器、序列信号发生器和寄存器等常用电路。
36.施密特触发器的特点是电路具有两个稳态且每个稳态需要相应的输入条件维持。
37.当时序逻辑电路存在有效循环时该电路能自启动。
38.可用ADC将麦克风声音信号转换后送入计算机中处理。
39.施密特触发器主要用于整形、波形变换、延时、幅度鉴别。
40.A/D转换器的分辩率越高,转换精度也越高。
转载请注明:奥鹏作业之家 » 【奥鹏】川大《数字电子技术2390》21秋在线作业1