《计算机数字逻辑基础》在线平时作业3-00001
试卷总分:100 得分:100
一、单选题 (共 20 道试题,共 60 分)
1.石英晶体多谐振荡器的突出优点是 。
A.速度高
B.电路简单
C.振荡频率稳定
D.输出波形边沿陡峭
2.13、十六进制数ACB9的等值二进制数为
A.1.01011E+15
B.1.01011E+15
C.1.01011E+15
D.1.01011E+15
3.26.在何种输入情况下,“与非”运算的结果是逻辑0
A.全部输入是0
B.任一输入是0
C.仅一输入是0
D.仅一输入是0
4.同步计数器和异步计数器比较,同步计数器的显著优点是 。 A.工作速度高 B.触发器利用率高 C.电路简单 D.不受时钟CP控制。
A.A
B.B
C.C
D.D
5.一个16选一的数据选择器,其地址输入端有 个。 A.1 B.2 C.4 D.16
A.A
B.B
C.C
D.D
6.构成时序电路必须有:A、计数器 B、组合电路 C、门电路 D、存储电路
A.A
B.B
C.C
D.D
7.4.一个16选一的数据选择器,其数据输入端有 个。
A.1
B.2
C.4
D.16
8.对于JK触发器,若J=K,则可构成 。A.RS触发器 B.D触发器 C.T触发器 D.Tˊ触发器
A.A
B.B
C.C
D.D
9.4.一个16选一的数据选择器,其数据输入端有 个。
A.1
B.2
C.4
D.16
10.某模拟信号最高谐波频率为15KHZ,若将其转换为数字信号,你认为下列的采样频率哪个比较合适A、15KHZ B、40KHZ C、10KHZ D、1000HZ
A.A
B.B
C.C
D.D
奥鹏作业答案请进open5.net或请联系QQ/微信:18866732
11.5. N个触发器可以构成 的。
A.N进制计数器
B.2N进制计数器
C.N2进制计数器
D.2N进制计数器
12.一个16选一的数据选择器,其数据输入端有 个。 A.1 B.2 C.4 D.16
A.1
B.2
C.4
D.16
13.同步计数器和异步计数器比较,同步计数器的显著优点是 。 A.工作速度高 B.触发器利用率高 C.电路简单 D.不受时钟CP控制。
A.A
B.B
C.C
D.D
14.12、构成时序电路必须有:
A.计数器
B.组合电路
C.门电路
D.存储电路
15.4.把一个五进制计数器与一个四进制计数器串联可得到 。
A.4进制计数器
B.5进制计数器
C.9进制计数器
D.20进制计数器
16.9、二进制数101110的等值八进制数为
A.45
B.65
C.54
D.33
17.断电之后,能够将存储内容保存下来的存储器是:
A.RAM
B.ROM
C.计数器
D.移位寄存器
18.用RAM2114(1024×4位)构成4096×8位RAM,需
A.4片
B.8片
C.24片
D.12片
19.2.在下列逻辑电路中,是时序逻辑电路的为 。
A.译码器
B.编码器
C.全加器
D.寄存器
20.6、二进制数1010110101的等值十六进制数为
A.3EB
B.2B5
C.3B7
D.1BB
二、判断题 (共 20 道试题,共 40 分)
21.施密特触发器有两个稳态。
22.1、在二—十进制编码器电路中,允许同时在多个输入端加入有效输入编码信号。
23.1、D触发器的特性方程为Qn+1=D,与Qn无关,所以它没有记忆功能。
24.D/A转换器的位数越多,转换精度越高。
25.12、数据选择器和数据分配器的功能正好相反,互为逆过程。
26.同步时序电路由组合电路和存储器两部分组成。
27.将模拟量转换为数字量的过程称为模/数转换。
28.3、CMOS或非门与TTL或非门的逻辑功能完全相同。
29.16、在具有n个逻辑变量的逻辑函数中,如果一个与项(乘积项)包含了该逻辑函数的全部变量,则该与项称为最小项
30.实际中,常以字数和位数的乘积表示存储容量。
31.权电阻网络D/A转换器的电路简单且便于集成工艺制造,因此被广泛使用。
32.2、一个二输入与非门,输入端分别为A、B,输出为F,当A=0时则F=1。
33.一个RAM芯片有10条地址线,4条输出线,该芯片每个字中含有8位
34.某模拟信号最高谐波频率为20KHZ,若将其转换为数字信号,采样频率必须大于40KHZ。
35.6、逻辑代数是分析和设计数字逻辑电路的基本数学工具。
36.施密特触发器可用于将方波变换成三角波。
37.用2片容量为16K×8的RAM构成容量为32K×8的RAM是位扩展。
38.把数字量转换为模拟量的过程称作数/模转换。
39.用户对E2PROM编程后觉得不满意,可以改写。
40.同步时序电路具有统一的时钟CP控制。