北交《数字电子技术(含实验)》在线作业二-0005
试卷总分:100 得分:100
一、多选题 (共 10 道试题,共 40 分)
1.卡诺图化简画包围圈时应遵循的原则是( )。
A.包围圈内的方格数必定是2的n次方个,n等于1、2、3、…
B.相邻方格包括上下相邻、左右相邻和四角相邻
C.同一个方格可以被不同的包围圈重复包围,但新增包围圈中一定要有新的方格,否则该包围圈为多余
D.包围圈内的方格数要尽可能多,包围圈的数目尽可能少
2.逻辑函数的化简方法有( )。
A.并项法
B.吸收法
C.消去法
D.配项法
3.逻辑变量的取值1和0可以表示( )。
A.开关的闭合、断开
B.电位的高、低
C.真与假
D.电流的有、无
4.构成移位寄存器可以采用的触发器为( )。
A.R-S型
B.J-K型
C.主从型
D.同步型
5.分析组合逻辑电路的步骤()。
A.根据逻辑电路,从输入到输出写出各级逻辑表达式,直到写出最后输出端与输入信号的逻辑函数表达式
B.将各逻辑函数表达式化简和变换,以得到最简单的表达式
C.根据化简后逻辑表达式列出真值表
D.根据真值表和化简后的逻辑表达式对逻辑电路进行分析,最后确定其功能
6.消除冒险竞争的方法()。
A.发现并消去互补相乘项
B.增加乘积项避免互相项相加
C.输出端并联电容器
D.输入端并联电容器
7.分析同步时序逻辑电路的一般步骤是( )。
A.列出逻辑方程组
B.列出状体表、画状态图或时序图
C.确定电路逻辑功能
D.列出时序逻辑电路功能
8.卡诺图化简步骤是( )。
A.将逻辑函数写成最小项表达式
B.按最小项表达式填写卡诺图
C.合并最小项
D.将包围圈对于的乘积项相加
9.计数器按触发器动作分类,可分为()。
A.加法计数器
B.减法计数器
C.同步计数器
D.异步计数器
10.卡诺图化简的步骤是( )。
A.将逻辑函数写成最小项表达式
B.按最小项表达式填写卡诺图
C.合并最小项
D.将包围圈对应的乘积项相加
二、单选题 (共 10 道试题,共 30 分)
11.组合逻辑电路消除竞争冒险的方法有()。
A.修改逻辑设计
B.在输出端接入缓冲电路
C.后级加缓冲电路
D.屏蔽输入信号的尖峰干扰
12.当A和B都是1位数时,它们只能取( )和( )两种值。
A.0、0
B.0、1
C.1、1
D.1、2
13.常用的BCD码有( )。
A.奇偶校验码
B.格雷码
C.8421码
D.汉明码
14.用555定时器组成施密特触发器,当输入控制端CO外接10V电压时,回差电压为( )。
A.3.33V
B.5V
C.6.66V
D.10V
15.在何种输入情况下,“与非”运算的结果是逻辑0( )。
A.全部输入是0
B.任一输入是0
C.仅一输入是0
D.全部输入是1
16.利用逻辑代数的基本公式,可把任一个逻辑函数化成若干奥鹏作业答案请进open5.net或请联系QQ/微信:18866732个最小项之和的形式称为()。
A.最小项表达式
B.综合表达式
C.通用表达式
D.逻辑表达式
17.某通信系统每秒传输1544000位数据,每位数据的时间( )。
A.324ns
B.628ns
C.1256ns
D.2312ns
18.任何组合逻辑电路都可以变换成为( )表达式。
A.与或
B.与非
C.或非
D.非门
19.完成1位二进制数相加的一种组合逻辑电路( )。
A.半加器
B.全加器
C.1位加法器
D.多为加法器
20.下列逻辑电路中为时序逻辑电路的是()。
A.变量译码器
B.加法器
C.数码寄存器
D.数据选择器
三、判断题 (共 10 道试题,共 30 分)
21.异或函数与同或函数在逻辑上互为反函数。
22.D码就是用字母B、C、D、表示的代码。
23.0FEH是数制中的十六进制。
24.0FEH是我们数制中的十六进制。
25.八进制数(18)8比十进制(18)10小。
26.D码是用字母B、C、D、表示的代码。
27.数字系统设计分为自下而上和自上而下的设计方法。
28.4008为四位二进制超前进位全加器。
29.异或函数和同或函数在逻辑上互为反函数。
30.555定时器的仅用于信号的产生和变化。
转载请注明:奥鹏作业之家 » 【奥鹏】22秋北交《数字电子技术(含实验)》在线作业二